日本電信電話株式会社(NTT)は、東京大学、九州大学、および理化学研究所と共同で、量子コンピューティングにおけるスケーラビリティとリソース効率の課題に対処するための、メモリと処理ユニットを分離したロードストアアーキテクチャを発表しました。この設計は、従来の量子回路ベースのアプローチに取って代わり、実際のシナリオで最大90%のメモリ効率を達成しながら、ハードウェアリソース要件を約40%削減します。このアーキテクチャは、行アクセスとポイントアクセスという量子メモリ方式を活用することで、従来の設計と比較して計算時間の増加を約5%に抑えています。
ここから先は
555字